特許
J-GLOBAL ID:200903037856408724

スイッチングレギュレータ及びスイッチングレギュレータを構成する半導体装置

発明者:
出願人/特許権者:
代理人 (3件): 田中 光雄 ,  田村 恭生 ,  石野 正弘
公報種別:公開公報
出願番号(国際出願番号):特願2006-342506
公開番号(公開出願番号):特開2008-154419
出願日: 2006年12月20日
公開日(公表日): 2008年07月03日
要約:
【課題】スイッチングトランジスタの動作制御を行う制御回路と接地電圧との接続が遮断された場合、又は何らかの原因で接続不良が発生した場合に、スイッチングトランジスタがオンしないようにすることができるスイッチングレギュレータ及びスイッチングレギュレータを構成する半導体装置を得る。【解決手段】第1接地端子GND1とプリント基板の接地ラインとの接続が遮断される等して、第1接地端子GND1と接地電圧GNDとの接続が遮断された場合、NMOSトランジスタM2がオンしてスイッチングトランジスタM1のゲート電圧を低下させ、スイッチングトランジスタM1がオフして遮断状態になるようにした。【選択図】図1
請求項(抜粋):
入力端子に入力された入力電圧を、所定の定電圧に変換して出力端子から出力電圧として出力するスイッチングレギュレータにおいて、 入力された制御信号に応じてスイッチングを行うスイッチングトランジスタと、 該スイッチングトランジスタのスイッチングによって前記入力電圧による充電が行われるインダクタと、 前記出力端子から出力される出力電圧が前記所定の定電圧になるように前記スイッチングトランジスタに対するスイッチング制御を行う制御回路部と、 該制御回路部を接地電圧に接続するための第1接地端子と、 前記スイッチングトランジスタを接地電圧に接続するための第2接地端子と、 前記第1接地端子の電圧から、該第1接地端子と接地電圧との接続が遮断されたことを検出すると、前記制御回路部から出力された制御信号に関係なく前記スイッチングトランジスタをオフさせて遮断状態にする保護回路部と、 を備えることを特徴とするスイッチングレギュレータ。
IPC (3件):
H02M 3/155 ,  H03K 17/08 ,  H03K 17/687
FI (3件):
H02M3/155 C ,  H03K17/08 C ,  H03K17/687 A
Fターム (45件):
5H730AA06 ,  5H730AA17 ,  5H730AA20 ,  5H730AS01 ,  5H730BB14 ,  5H730DD04 ,  5H730EE59 ,  5H730FD01 ,  5H730XX09 ,  5H730XX24 ,  5H730XX43 ,  5H730ZZ05 ,  5H730ZZ11 ,  5J055AX34 ,  5J055BX16 ,  5J055CX19 ,  5J055DX13 ,  5J055DX22 ,  5J055DX62 ,  5J055DX73 ,  5J055DX83 ,  5J055EX02 ,  5J055EY01 ,  5J055EY03 ,  5J055EY05 ,  5J055EY10 ,  5J055EY12 ,  5J055EY21 ,  5J055EZ07 ,  5J055EZ10 ,  5J055EZ20 ,  5J055EZ23 ,  5J055EZ25 ,  5J055EZ28 ,  5J055EZ66 ,  5J055FX04 ,  5J055FX05 ,  5J055FX08 ,  5J055FX18 ,  5J055FX20 ,  5J055FX32 ,  5J055FX37 ,  5J055FX38 ,  5J055GX01 ,  5J055GX02
引用特許:
出願人引用 (1件)
  • 特公昭64-1052号公報

前のページに戻る