特許
J-GLOBAL ID:200903038014975791
CMOS出力回路
発明者:
,
出願人/特許権者:
代理人 (1件):
小鍜治 明 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平6-075856
公開番号(公開出願番号):特開平7-288460
出願日: 1994年04月14日
公開日(公表日): 1995年10月31日
要約:
【要約】 (修正有)【目的】 出力波形の立ち上がり立ち下がりが急峻でバウンシングの小さい出力回路を提供する。【構成】 CMOSインバータを並列接続し、並列接続した一方のインバータのPチャネルTr203のソース側にPチャネルTr202を挿入し、NチャネルTr206のソース側にNチャネルTr205を挿入し、挿入したTr202,205のゲートを出力に接続する回路構成をとる。【効果】 波形の立ち上がり立ち下がり時の前半は高駆動で、後半は低駆動で負荷を駆動することができるため、立ち上がり立ち下がりは急峻でバウンシングの少ない波形を得ることができる。
請求項(抜粋):
CMOSインバータを並列接続し、並列接続した一方のインバータのPチャネルTrのソース側またはドレイン側にPチャネルTrを挿入し、NチャネルTrのソース側またはドレイン側にNチャネルTrを挿入し、挿入したTrのゲートを出力に接続するCMOS出力回路。
IPC (2件):
H03K 19/0175
, G11C 11/417
FI (2件):
H03K 19/00 101 F
, G11C 11/34 305
前のページに戻る