特許
J-GLOBAL ID:200903038267059996

映像信号のジッタ補正回路

発明者:
出願人/特許権者:
公報種別:公開公報
出願番号(国際出願番号):特願平5-094163
公開番号(公開出願番号):特開平6-311532
出願日: 1993年04月21日
公開日(公表日): 1994年11月04日
要約:
【要約】【目的】 複数個の位相差データから平均の補正係数を得て、映像信号のジッタを除去する。【構成】 バーストロッククロック6とHロッククロック7とを入力しそれらの位相差を検出する位相差検出部1と、前記位相差に基づき所定の係数を生成する係数発生部2と、前記係数の平均をとる平均演算部3と、ジッタを含む映像信号8を、前記Hロッククロック7で数え、所定のクロック時間だけ遅延させる遅延部4と、前記遅延した映像信号を平均をとった係数に基づきバーストロッククロックの位相に合わせ込みジッタを補正した映像信号9を出力する補正演算部5とでなる。
請求項(抜粋):
バーストロッククロックとHロッククロックとを入力し位相差を検出する位相差検出部と、前記位相差に基づき所定の係数を生成する係数発生部と、前記係数の平均をとる平均演算部と、映像信号を所定のクロック時間だけ遅延させる遅延部と、前記遅延した映像信号を平均の係数に基づきバーストロッククロックの位相に一致させる補正演算部とからなることを特徴とする映像信号のジッタ補正回路。
IPC (3件):
H04N 9/89 ,  H04N 5/14 ,  H04N 5/95

前のページに戻る