特許
J-GLOBAL ID:200903038346368406

データ処理装置

発明者:
出願人/特許権者:
代理人 (1件): 玉村 静世
公報種別:公開公報
出願番号(国際出願番号):特願平7-243648
公開番号(公開出願番号):特開平9-061501
出願日: 1995年08月29日
公開日(公表日): 1997年03月07日
要約:
【要約】【目的】 本発明の目的は、電源不良箇所の視覚的認識の容易化を図るための技術を提供することにある。【構成】 被測定LSIにおける微小領域毎の電源配線間の抵抗値に基づく抵抗値分布像を形成するためのグラフィックディスプレイプロセッサ361及びフレームバッファ364を設け、さらに、それによって形成された抵抗値分布像を表示可能なCRTディスプレイ366を設ける。表示された抵抗値分布像における最小抵抗値位置は電源不良箇所を示しており、それによって電源不良箇所の視覚的認識の容易化を図る。
請求項(抜粋):
半導体集積回路における微小領域毎の電源配線間の抵抗値に基づく抵抗値分布像を形成する抵抗値分布像形成手段と、上記抵抗値分布像形成手段によって形成された抵抗値分布像を表示可能な表示手段とを含むことを特徴とするデータ処理装置。

前のページに戻る