特許
J-GLOBAL ID:200903038383957799

出力バッファ回路

発明者:
出願人/特許権者:
代理人 (1件): 芝野 正雅
公報種別:公開公報
出願番号(国際出願番号):特願平11-081799
公開番号(公開出願番号):特開2000-278111
出願日: 1999年03月25日
公開日(公表日): 2000年10月06日
要約:
【要約】【課題】出力バッファのスイッチング時に生じる貫通電流を大幅に低減する。【解決手段】駆動回路3の入力と出力との間に第3のMOSトランジスタMN3を設けた。第3のMOSトランジスタMN3は、ゲートとドレインとが接続され、これらはインバータ2段からなる駆動回路3の出力ノード(LG)に接続されている。第3のMOSトランジスタMN3のソースは、駆動回路3の入力ノードに接続されている。
請求項(抜粋):
第1の信号を昇圧する昇圧回路と、該昇圧回路の出力がゲートに入力された第1のMOSトランジスタと、前記第1の信号と相補的な第2の信号が入力された駆動回路と、該駆動回路の出力信号がゲートに入力された第2のMOSトランジスタと、前記第1及び第2のトランジスタの接続点から取り出された出力端子と、前記駆動回路の入力と出力との間に設けられたダイオードとを有し、前記第2の出力信号がHレベルからLレベルに変化するときに前記ダイオードが順方向にオンし、前記駆動回路の出力を急速にLレベルに変化させることにより前記第1及び第2のMOSトランジスタに流れる貫通電流を低減することを特徴とする出力バッファ回路。
IPC (5件):
H03K 19/0175 ,  G11C 11/409 ,  H03F 3/30 ,  H03K 17/16 ,  H03K 17/687
FI (5件):
H03K 19/00 101 F ,  H03F 3/30 ,  H03K 17/16 L ,  G11C 11/34 354 Q ,  H03K 17/687 F
Fターム (45件):
5B024AA01 ,  5B024BA29 ,  5B024CA11 ,  5J055AX27 ,  5J055AX55 ,  5J055AX66 ,  5J055BX16 ,  5J055CX27 ,  5J055DX22 ,  5J055DX56 ,  5J055DX72 ,  5J055DX83 ,  5J055EX07 ,  5J055EX21 ,  5J055EY21 ,  5J055EZ07 ,  5J055EZ18 ,  5J055FX12 ,  5J055FX17 ,  5J055FX35 ,  5J055GX01 ,  5J055GX04 ,  5J056AA04 ,  5J056BB19 ,  5J056CC29 ,  5J056DD13 ,  5J056DD27 ,  5J056EE03 ,  5J056FF07 ,  5J056FF09 ,  5J056GG09 ,  5J056KK01 ,  5J091AA01 ,  5J091AA17 ,  5J091AA45 ,  5J091CA23 ,  5J091CA36 ,  5J091CA65 ,  5J091FA20 ,  5J091HA10 ,  5J091HA19 ,  5J091KA04 ,  5J091KA24 ,  5J091KA33 ,  5J091TA06

前のページに戻る