特許
J-GLOBAL ID:200903038474111027

IEEE1394を用いた同期システム

発明者:
出願人/特許権者:
代理人 (1件): 酒井 宏明
公報種別:公開公報
出願番号(国際出願番号):特願2000-360279
公開番号(公開出願番号):特開2002-164903
出願日: 2000年11月27日
公開日(公表日): 2002年06月07日
要約:
【要約】【課題】 送信側のノードと受信側のノードとが有するサイクルタイマのタイマ遅延を補償し、特にIEEE1394をコントローラとサーボドライバとの間のオープンなインタフェースとして使用した場合でも、高速高精度な制御、特に同期制御の高速高精度を実現すること。【解決手段】 要求ノードN1が応答ノードN2に対して物理層で応答可能なPingパケットを伝送し、要求ノードN1によるPingパケットの送出時から、Pingパケットに対応するSelf_IDパケットが要求ノードN1に返送されるまでの所要時間tを測定することによって、伝送遅延t1を求め、この伝送遅延t1による要求ノードN1と応答ノードN2との間のサイクルタイマ同士の遅延ずれ量を補償する。なお、タイムスタンプを用いて遅延ずれ量を補償するようにしてもよい。
請求項(抜粋):
IEEE1394を用いて接続されたネットワーク内の各ノード間の同期をとるIEEE1394を用いた同期システムにおいて、前記各ノードが有する各サイクルタイマ同士の遅延ずれ量を計測するサイクルタイマ遅延計測手段と、前記サイクルタイマ遅延計測手段が計測した遅延ずれ量をもとに前記各サイクルタイマ同士の遅延ずれを補正するサイクルタイマ遅延補正手段と、を備えたことを特徴とするIEEE1394を用いた同期システム。
IPC (2件):
H04L 12/28 ,  H04L 7/00
FI (2件):
H04L 7/00 Z ,  H04L 11/00 310 D
Fターム (5件):
5K033CB03 ,  5K033CB15 ,  5K047AA01 ,  5K047BB15 ,  5K047KK04
引用特許:
審査官引用 (4件)
  • 通信装置
    公報種別:公開公報   出願番号:特願平11-165659   出願人:ヤマハ株式会社
  • 信号処理システム
    公報種別:公表公報   出願番号:特願平8-503766   出願人:フィリップスエレクトロニクスネムローゼフェンノートシャップ
  • ディジタル信号伝送装置および記録装置
    公報種別:公開公報   出願番号:特願平7-196345   出願人:松下電器産業株式会社
全件表示

前のページに戻る