特許
J-GLOBAL ID:200903038523278714

スイッチング回路

発明者:
出願人/特許権者:
代理人 (1件): 則近 憲佑
公報種別:公開公報
出願番号(国際出願番号):特願平5-186521
公開番号(公開出願番号):特開平7-046821
出願日: 1993年07月29日
公開日(公表日): 1995年02月14日
要約:
【要約】【目的】 電流バランス異常をチェック出来る、過電流検知機能を有するスイッチング素子を複数個並列接続して成るスイッチング回路。【構成】 過電流検知機能を有するスイッチング素子を複数個並列接続して成るスイッチング回路において、前記スイッチング素子の各々の過電流検知信号を個別に検出し、前記スイッチング素子が過電流を検知したか否かを記憶するラッチ回路と、該ラッチ回路の出力を表示する表示回路と、前記スイッチング素子のいずれかが過電流検知信号を発生した際に、前記スイッチング素子のゲ-ト信号をブロックする回路を具備したスイッチング回路、
請求項(抜粋):
過電流検知機能を有するスイッチング素子を複数個並列接続して成るスイッチング回路において、前記スイッチング素子の各々の過電流検知信号を個別に検出し、前記スイッチング素子が過電流を検知したか否かを記憶するラッチ回路と、該ラッチ回路の出力を表示する表示回路と、前記スイッチング素子のいずれかが過電流検知信号を発生した際に、前記スイッチング素子のゲ-ト信号をブロックする回路を具備したスイッチング回路。
IPC (6件):
H02M 1/00 ,  G05F 1/56 310 ,  H02H 3/08 ,  H02M 7/48 ,  H02M 7/5387 ,  H03K 17/08

前のページに戻る