特許
J-GLOBAL ID:200903038545017086

キャラクタ記憶回路および表示制御装置

発明者:
出願人/特許権者:
代理人 (1件): 三好 秀和 (外3名)
公報種別:公開公報
出願番号(国際出願番号):特願平8-258963
公開番号(公開出願番号):特開平10-105150
出願日: 1996年09月30日
公開日(公表日): 1998年04月24日
要約:
【要約】【課題】 キャラクタメモリの容量を増加させることなく、画面に表示される文字の表示品位を向上させるとともに、文字の多重表示を可能とした表示制御装置を提供する。【解決手段】 文字コードに対応したパターンを記憶し、文字コード及び行番号で指定された行のデータとともに、当該行を含む2k 行のデータを同時に読み出すことができる読出データ経路を備えたキャラクタメモリ4と、キャラクタメモリ4の読出しデータをnビットづつラッチする2k 個のラッチ20〜23と、ラッチの内容をシリアルデータに変換する2k 個のPS変換手段24a〜24dと、スムージング手段と、表示する文字の表示垂直位置に応じてPS変換手段の出力を入れ替える並べ替え手段25a〜25dと、を備える。
請求項(抜粋):
文字コードに対応した文字または図形のパターンをそれぞれ行列状に配置されたビットマップ形式で記憶するキャラクタ記憶回路において、前記行列を構成する複数行のデータを同時に読み出すことができる読出データ経路を備えたことを特徴とするキャラクタ記憶回路。
IPC (5件):
G09G 5/24 650 ,  G06F 3/153 330 ,  G09G 5/22 680 ,  G09G 5/28 610 ,  H04N 5/445
FI (5件):
G09G 5/24 650 T ,  G06F 3/153 330 A ,  G09G 5/22 680 Z ,  G09G 5/28 610 ,  H04N 5/445 Z

前のページに戻る