特許
J-GLOBAL ID:200903039201468328

ディジタル信号処理回路

発明者:
出願人/特許権者:
代理人 (1件): 稲本 義雄
公報種別:公開公報
出願番号(国際出願番号):特願平4-146673
公開番号(公開出願番号):特開平5-316464
出願日: 1992年05月12日
公開日(公表日): 1993年11月26日
要約:
【要約】【目的】 高品位VTR等のディジタル信号処理においてをエンファシス/ディエンファシスしても波形歪を抑えることができる。【構成】 高品位VTR等のディジタル信号処理におけるエンファシス/ディエンファシスを行なうためのの負帰還回路内にオーバーフローリミッタを備える。
請求項(抜粋):
ディジタル信号を非線形に信号処理する処理回路と、前記処理回路から出力される信号をビット制限するオーバーフローリミッタとを備え、前記オーバーフローリミッタから出力されるディジタル信号を前記処理回路に負帰還することを特徴とするディジタル信号処理回路。
IPC (4件):
H04N 5/92 ,  G11B 20/02 ,  G11B 20/22 ,  H04N 5/205

前のページに戻る