特許
J-GLOBAL ID:200903039250101898

探索レーダ装置のダイレクト信号処理装置

発明者:
出願人/特許権者:
代理人 (1件): 山本 恵一
公報種別:公開公報
出願番号(国際出願番号):特願平9-293167
公開番号(公開出願番号):特開平11-118943
出願日: 1997年10月13日
公開日(公表日): 1999年04月30日
要約:
【要約】【課題】 地中探索レーダ装置における地中の対象物の探索能力および精度を向上させる。【解決手段】 探索物表面に近接した送信アンテナから探索物内部に向けて電磁波を放射し、該探索物内部の埋設物からの反射波を受信アンテナで受ける埋設物探索レーダ装置において、前記受信アンテナで受信した送信アンテナからの直接波または探査対象表面からの第一波を選択的に減衰させ、埋設物からの反射波を選択的に増幅する信号処理部と、該信号処理部の減衰率および増幅率を時間的に変化させるための関数・パラメータ部および位相制御部と、前記信号処理部に接続されたA/D変換器と、該A/D変換器の出力を記憶するメモリ部と、該メモリ部に接続され信号処理を行うCPUと、CPUの演算結果を表示する表示器とを有する。
請求項(抜粋):
探索物表面に近接した送信アンテナから探索物内部に向けて電磁波を放射し、該探索物内部の埋設物からの反射波を受信アンテナで受ける埋設物探索レーダ装置において、前記受信アンテナで受信した送信アンテナからの直接波または探査対象表面からの第一波を選択的に減衰させ、埋設物からの反射波を選択的に増幅する信号処理部と、該信号処理部の減衰率および増幅率を時間的に変化させるための関数・パラメータ部および位相制御部と、前記信号処理部に接続されたA/D変換器と、該A/D変換器の出力を記憶するメモリ部と、該メモリ部に接続され信号処理を行うCPUと、CPUの演算結果を表示する表示器とを有することを特徴とする埋設物探索レーダ装置のダイレクト信号処理装置。
IPC (3件):
G01V 3/12 ,  G01S 7/34 ,  G01S 13/88
FI (3件):
G01V 3/12 B ,  G01S 7/34 A ,  G01S 13/88 G

前のページに戻る