特許
J-GLOBAL ID:200903039522976384

半導体装置

発明者:
出願人/特許権者:
代理人 (1件): 伊東 忠彦
公報種別:公開公報
出願番号(国際出願番号):特願平10-097383
公開番号(公開出願番号):特開平11-298307
出願日: 1998年04月09日
公開日(公表日): 1999年10月29日
要約:
【要約】【課題】本発明は、タイミング安定化回路においてロックオンするまでの位相調整にかかる時間を短縮した半導体装置を提供することを目的とする。【解決手段】半導体装置は、遅延段数を変化させることで入力クロック信号の遅延量を調整して遅延クロック信号を生成する可変遅延回路と、可変遅延回路の遅延段数を第1の状態では1段ずつシフトさせ第2の状態では複数段ずつシフトさせて遅延量を制御することで遅延クロック信号のタイミングを所望のタイミングに安定化させるタイミング安定化回路を含むことを特徴とする。
請求項(抜粋):
遅延段数を変化させることで入力クロック信号の遅延量を調整して遅延クロック信号を生成する可変遅延回路と、該可変遅延回路の該遅延段数を第1の状態では1段ずつシフトさせ第2の状態では複数段ずつシフトさせて該遅延量を制御することで該遅延クロック信号のタイミングを所望のタイミングに安定化させるタイミング安定化回路を含むことを特徴とする半導体装置。
IPC (2件):
H03K 5/135 ,  H03L 7/00
FI (2件):
H03K 5/135 ,  H03L 7/00 D

前のページに戻る