特許
J-GLOBAL ID:200903039698546149

CPUと複数のPU,FPUから成る演算ユニット

発明者:
出願人/特許権者:
代理人 (1件): 大日方 富雄
公報種別:公開公報
出願番号(国際出願番号):特願平5-185037
公開番号(公開出願番号):特開平7-044504
出願日: 1993年07月27日
公開日(公表日): 1995年02月14日
要約:
【要約】【目的】 CPUのクロック周波数を上げることなく、OSにおけるマルチ動作上でのソフトウェア実行スピードの向上、3次元以上のグラフィックス処理等のデータ処理のスピードアップを実現する。【構成】 複数個のマイクロプロセッサと、複数個のコプロセッサとによってデータ処理装置を構成するとともに、上記マイクロプロセッサのうち一つを主プロセッサとし、他のマイクロプロセッサを副プロセッサとして、上記主プロセッサで命令を読み込んで解読し、マルチ処理を実行する場合には、主プロセッサが各タスク処理または分割処理を上記副プロセッサおよびコプロセッサのいずれかに割り当てるようにした。
請求項(抜粋):
複数個のマイクロプロセッサと、複数個のコプロセッサとによって構成されているデータ処理装置であって、上記マイクロプロセッサのうち一つは主プロセッサとされ、他のマイクロプロセッサは副プロセッサとされ、上記主プロセッサが命令を読み込んで解読し、マルチ処理を実行する場合には、主プロセッサが各タスク処理または分割処理を上記副プロセッサおよびコプロセッサのいずれかに割り当てるように構成されてなることを特徴とする演算装置。
IPC (2件):
G06F 15/16 370 ,  G06F 9/38 370

前のページに戻る