特許
J-GLOBAL ID:200903039710155363

サイリスタによる直流チョッパ電圧調整回路における、パルス発生回路

発明者:
出願人/特許権者:
公報種別:公開公報
出願番号(国際出願番号):特願平11-056018
公開番号(公開出願番号):特開平11-332221
出願日: 1999年01月28日
公開日(公表日): 1999年11月30日
要約:
【要約】【課題】 サイリスタを使用したチョッパ電流による電圧調整回路のためのパルス発生回路を得るため。【解決手段】 2個のUJTを使用しその中の1個はサイリスタのターンオン用のパルス発生用とし、他の1個はターンオフ用のパルス発生用とし、オン用のUJTのR-C回路は電源のプラス側に接続し、オフ用のUJTのR-C回路はサイリスタのカソードに接続する様にした。
請求項(抜粋):
直流チョッパ電圧調整回路におけるパルス発生回路において、抵抗(6)とコンデンサ(2)の接点(4)をUJT(1)のエミッタ(3)に、またボリューム(24)とコンデンサ(30)の接点(29)をUJT(26)のエミッタ(28)にそれぞれ接続し、UJT(1)のベース(5)を抵抗(6)の端子(10)に、またUJT(26)のベース(25)をボリューム(24)の端子(23)にそれぞれ接続し、端子(10)は電源(8)のプラス側(9)に、また端子(23)はサイリスタ(13)のカソード(15)にそれぞれ接続し、またコンデンサ(2)、(30)をそれぞれマイナス側(7)に接続し、またUJT(1)のベース(31)とUJT(26)のベース(27)を、それぞれ抵抗を通じてマイナス側(7)に接続し、またUJT(1)のベース(31)を、サイリスタのゲート用トランジスタ回路のトランジタ(12)に、またUJT(26)のベース(27)をサイリスタのオフ用トランジスタ回路のトランジスタ(20)に、それぞれ接続した、サイリスタによる直流チョッパ電圧調整回路における、パルス発生回路。
IPC (4件):
H02M 3/155 ,  G05F 1/56 330 ,  H02J 1/00 306 ,  H02P 7/29 101
FI (4件):
H02M 3/155 M ,  G05F 1/56 330 C ,  H02J 1/00 306 B ,  H02P 7/29 101 A
引用特許:
審査官引用 (3件)

前のページに戻る