特許
J-GLOBAL ID:200903040039290259

メモリカード装置

発明者:
出願人/特許権者:
代理人 (1件): 鈴江 武彦
公報種別:公開公報
出願番号(国際出願番号):特願平3-200705
公開番号(公開出願番号):特開平5-046490
出願日: 1991年08月09日
公開日(公表日): 1993年02月26日
要約:
【要約】【目的】この発明は、EEPROMを使用して、エラー発生エリアのデータ置換に際して、アドレステーブルエリアを確保する必要がないメモリカード装置を提供することを目的とする。【構成】この発明は、複数ページに区分けされるEEPROMに対して、ページ毎にエラーの有無を検出し、特定のページをエラーフラグエリアとして、各ページのエラー発生の有無を示すエラーフラグを記録し、エラー発生ページの書き込みデータは空きページに置換して書き込み、エラー発生ページには置換先アドレスを書き込み、読出し時にはエラーフラグエリアを参照してエラー発生ページを判別し、そのページのバイトデータを読出して置換先アドレスを判別し、判別したアドレスに基づいて置換ページからデータを読み出すようにしている。
請求項(抜粋):
バイト単位の書き込み、読出しが可能で、数バイトで構成される単位で複数ページに区分けされるEEPROMと、前記ページ毎にエラーの有無を検出するエラー検出手段と、前記複数ページのうち、特定のページをエラーフラグエリアとして、各ページのエラー発生の有無を示すエラーフラグを記録するエラーフラグ書き込み手段と、前記エラーの発生したページの書き込みデータを空きページに置換して書き込むデータ書き込み置換手段と、前記エラーの発生したページに前記データ置換手段で置換される置換先アドレスを書き込むアドレス書き込み手段と、前記エラーフラグエリアを参照してエラー発生ページを判別し、そのページのバイトデータを読出して置換先アドレスを判別し、判別したアドレスに基づいて置換ページからデータを読み出すデータ読出し手段とを具備してなることを特徴とするメモリカード装置。
IPC (5件):
G06F 12/16 310 ,  G11C 7/00 315 ,  G11C 16/06 ,  G11C 29/00 301 ,  G11C 29/00 302

前のページに戻る