特許
J-GLOBAL ID:200903040336404328

高速大電流時のスイッチング素子並列回路

発明者:
出願人/特許権者:
代理人 (1件): 高山 道夫
公報種別:公開公報
出願番号(国際出願番号):特願平5-154359
公開番号(公開出願番号):特開平6-351251
出願日: 1993年06月01日
公開日(公表日): 1994年12月22日
要約:
【要約】【目的】 大電流パルスにおけるトランジスタ並列使用での電流バランスは抵抗の直列挿入が一般的であるが、直列抵抗の挿入には広いスペースを必要とするために、配線上にリアクタンスが大となり大サージ発生となるので、この直列抵抗を使用しないで、リアクタンスを最小にする。【構成】 スイッチング素子Q1 と順方向の電流バランス用ダイオードD1 とを直列に接続した第1のスイッチング回路と、スイッチング素子Q2 と順方向の電流バランス用ダイオードD2 とを直列に接続した第2のスイッチング回路とを並列に接続し、各スイッチング回路1,2内の電流バランス用ダイオードD1 ,D2 の順電圧降下1VF ,2VF によってスイッチング素子Q1 ,Q2 のC-E飽和電圧1VCE(sat) ,2VCE(sat) と配線抵抗R1 ,R2 のバラツキを取り除き、第1,第2スイッチング回路1,2のスイッチング電流I1 ,I2 のバランスをとる。
請求項(抜粋):
高速で大電流をスイッチングする高速大電流時のスイッチング素子並列回路において、スイッチング素子にダイオードを順方向に直列接続してスイッチング回路を構成し、前記スイッチング回路を複数並列に接続してスイッチングの並列回路を構成し、前記各ダイオードの順電圧降下により前記各スイッチング回路に流れるスイッチング電流のバランスをとることを特徴とする高速大電流時のスイッチング素子並列回路。
IPC (2件):
H02M 7/23 ,  H02M 1/00
引用特許:
審査官引用 (1件)

前のページに戻る