特許
J-GLOBAL ID:200903040423725262

水平電界型の液晶表示装置

発明者:
出願人/特許権者:
代理人 (1件): 瀬谷 徹 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平10-343289
公開番号(公開出願番号):特開平11-242233
出願日: 1998年12月02日
公開日(公表日): 1999年09月07日
要約:
【要約】【課題】 カラーシフト現象を防止して画質特性を改善させることができる液晶表示装置を提供する。【解決手段】 平行な多数個のデータバスラインと、データバスラインとマトリックス形状の単位画素を形成するように平行に配列された多数個のゲートバスラインと、各単位画素内のゲートバスラインとデータバスラインとの交点に提供される薄膜トランジスタと、薄膜トランジスタに接続される画素電極及びカウンタ電極とを含む下部基板;下部基板と所定距離をおいて対向する上部基板;下部基板及び上部基板間に介在される数個の液晶分子を含む液晶層;及び、下部基板の外側面及び上部基板の外側面に各々取り付ける偏光板を含み、隣接した二つの信号線と隣接した二つの走査線で限定されるそれぞれの単位画素はカウンタ電極及び画素電極によって数個の電界形成空間に分けて電界形成空間に形成される電界は前記ゲートバスライン及びデータバスラインに対して斜線形態で形成されながら、隣接した電界形成空間に形成される電界と対称をなす構成とする。
請求項(抜粋):
平行な多数のデータバスラインと、このデータバスラインとマトリックス形状の単位画素を形成するように平行に配列された多数のゲートバスラインと、前記各単位画素内のゲートバスラインとデータバスラインとの交点に提供される薄膜トランジスタと、前記薄膜トランジスタに接続される画素電極と、カウンタ電極とを含む下部基板;前記下部基板と所定距離をおいて対向する上部基板;前記下部基板及び上部基板間に介在される数個の、液晶分子を含む液晶層;及び、前記下部基板の外側面及び上部基板の外側面に各々取り付ける偏光板を含み、前記隣接した二つのゲートバスラインと隣接した二つのデータバスラインで限定されるそれぞれの単位画素はカウンタ電極及び画素電極によって数個の電界形成空間に分けて、前記電界形成空間に形成される電界は前記ゲートバスライン及びデータバスラインに対して斜線形態で形成されながら、隣接した電界形成空間に形成される電界と対称をなすことを特徴とする水平電界型の液晶表示装置。
IPC (2件):
G02F 1/1343 ,  G02F 1/136 500
FI (2件):
G02F 1/1343 ,  G02F 1/136 500
引用特許:
審査官引用 (1件)

前のページに戻る