特許
J-GLOBAL ID:200903040876429940
並列計算機
発明者:
,
,
出願人/特許権者:
代理人 (1件):
笹岡 茂 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平6-019905
公開番号(公開出願番号):特開平7-210526
出願日: 1994年01月20日
公開日(公表日): 1995年08月11日
要約:
【要約】【目的】 分散型の共有メモリを持ち、ディレクトリによるキャッシュメモリの一致制御を行う並列計算機において、ディレクトリ容量を削減する。【構成】 複数のプロセッサと該各プロセッサがアクセスできる複数の分散型の共有メモリを備え、前記各プロセッサは共有メモリのデータをライン単位で登録するキャッシュメモリを備える並列計算機において、前記共有メモリは、該共有メモリの各ページ毎にページディレクトリが用意され、ページディレクトリには、該ページのラインをキャッシュメモリに登録したプロセッサを記憶する。そして共有メモリの各ライン毎にラインディレクトリが用意され、ラインディレクトリには、該ラインをキャッシュメモリに登録したプロセッサのページディレクトリ上での位置に対応する位置をビットマップで記憶する。
請求項(抜粋):
複数のプロセッサと該各プロセッサがアクセスできる複数の分散型の共有メモリを備え、前記各プロセッサは共有メモリのデータをライン単位で登録するキャッシュメモリを備える並列計算機において、前記共有メモリは、該共有メモリの各ページ毎に用意され、該ページの一部または全てのラインをキャッシュメモリに登録したプロセッサを記憶するページディレクトリと、共有メモリの各ライン毎に用意され、該ラインをキャッシュメモリに登録したプロセッサのページディレクトリ上での位置をビットマップ形式で記憶するラインディレクトリとを備えることを特徴とする並列計算機。
IPC (3件):
G06F 15/163
, G06F 12/00
, G06F 12/08
引用特許:
前のページに戻る