特許
J-GLOBAL ID:200903040952212505

半導体集積回路

発明者:
出願人/特許権者:
代理人 (2件): 小杉 佳男 ,  山田 正紀
公報種別:公開公報
出願番号(国際出願番号):特願2002-311270
公開番号(公開出願番号):特開2004-146674
出願日: 2002年10月25日
公開日(公表日): 2004年05月20日
要約:
【課題】デジタル回路からアナログ回路へ、あるいはアナログ回路からデジタル回路へとノイズが伝搬するのを抑制しつつも、電源用あるいはグランド用のパッド数が少なくて済む半導体集積回路を提供することを目的とする。【解決手段】アナログ信号処理を行うアナログ回路と、デジタル信号処理を行うデジタル回路と、前記アナログ回路と前記デジタル回路とで共用される電源パッドと、前記デジタル回路への電力供給路上に配置されたインダクタと、外部から、前記電源パッドを経由して供給された電力を、前記アナログ回路には直接供給するとともに前記デジタル回路には前記インダクタを経由して供給する電源ラインとを備えた。【選択図】 図2
請求項(抜粋):
アナログ信号処理を行うアナログ回路と、 デジタル信号処理を行うデジタル回路と、 前記アナログ回路と前記デジタル回路とで共用される電源パッドと、 前記デジタル回路への電力供給路上に配置されたインダクタと、 外部から、前記電源パッドを経由して供給された電力を、前記アナログ回路には直接供給するとともに前記デジタル回路には前記インダクタを経由して供給する電源ラインとを備えたことを特徴とする半導体集積回路。
IPC (2件):
H01L21/822 ,  H01L27/04
FI (4件):
H01L27/04 H ,  H01L27/04 D ,  H01L27/04 E ,  H01L27/04 L
Fターム (10件):
5F038AZ04 ,  5F038BE01 ,  5F038BE07 ,  5F038BE09 ,  5F038BH03 ,  5F038BH19 ,  5F038CD02 ,  5F038DF03 ,  5F038DF12 ,  5F038EZ20

前のページに戻る