特許
J-GLOBAL ID:200903041190694414

プログラム暗号化を伴うフィールドプログラマブルゲートアレイ

発明者:
出願人/特許権者:
代理人 (2件): 山口 邦夫 ,  佐々木 榮二
公報種別:公表公報
出願番号(国際出願番号):特願2001-513176
公開番号(公開出願番号):特表2004-519111
出願日: 2000年06月20日
公開日(公表日): 2004年06月24日
要約:
フィールドプログラマブルゲートアレイ(FPGA)と解読回路が共通の集積回路(IC)内に、又は、共通のICパッケージ内に封入された個別の各IC内に実装されている。解読回路は、特定の暗号キーに関連して暗号化された入力FPGAプログラムを解読し、そして、解読されたFPGAプログラムをFPGAに書き込む。したがって、特定の暗号キーに関連して暗号化されたFPGAプログラムは、その特定の暗号キーに関連して暗号化されたFPGAプログラムをデコードできる解読回路に連結したこれらのFPGAのみをプログラムするために使用される。解読回路とFPGAが同じ集積回路(IC)内に、又は、同じICパッケージ内に実装されているので、解読回路が生成する解読されたFPGAプログラムは容易に不当受信されたり複製されたりすることがない。
請求項(抜粋):
入力信号に対して論理操作を実行して出力信号を生成する装置であって、前記論理操作がそこに入力として供給される暗号化された第1のプログラムによって定義されているものであり、前記装置が、 前記第1のプログラムを受け取ってそのプログラムを解読して第2のプログラムを生成するための第1の回路手段と、 前記第2のプログラムを受け取ってそのプログラムを記憶し、更に、前記入力信号に対して論理操作を実行して前記出力信号を生成するための第2の回路手段を具備していて、前記論理操作が前記第2のプログラムによって定義されていることを特徴とする装置。
IPC (4件):
H03K19/173 ,  G06F12/14 ,  G09C1/00 ,  H01L21/82
FI (4件):
H03K19/173 101 ,  G06F12/14 320B ,  G09C1/00 660D ,  H01L21/82 A
Fターム (14件):
5B017AA07 ,  5B017BA07 ,  5B017CA11 ,  5F064AA08 ,  5F064AA11 ,  5F064BB02 ,  5F064BB06 ,  5F064BB12 ,  5F064BB18 ,  5F064FF52 ,  5J042BA11 ,  5J042DA00 ,  5J104AA13 ,  5J104NA02

前のページに戻る