特許
J-GLOBAL ID:200903041199189658
NMOSパストランジスタ回路と加算器
発明者:
出願人/特許権者:
代理人 (1件):
京本 直樹 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平5-333974
公開番号(公開出願番号):特開平7-200257
出願日: 1993年12月28日
公開日(公表日): 1995年08月04日
要約:
【要約】【目的】 高速に動作し、かつ出力データが電源電圧レベルと接地電圧レベルの間でフルスウィングするNMOSパストランジスタ回路を提供する。【構成】複数のデータ入力信号111と制御入力信号152からデータ出力信号114を生成する第1のNMOSCパストランジスタツリー回路110と、複数の反転データ入力信号111と制御入力信号152から反転データ出力信号126を生成する第2のNMOSパストランジスタツリー120と、データ出力信号114と反転データ出力信号126を増幅するセンスアンプ130とからNMOSパストランジスタ回路を構成する。プリチャージ期間において、データ出力信号114と反転データ出力信号126をハイレベルにし、評価期間においてデータ出力信号114と反転データ出力信号126の間に生じた電位差をセンスアンプ130で増幅する。
請求項(抜粋):
NMOSパストランジスタを用いてツリー状に構成される回路であって、複数のデータ入力信号と複数の制御入力信号とを入力として有し、前記データ入力信号がNMOSパストランジスタを通過するか否かを前記制御入力信号で制御し、データ出力信号と複数のデータ通過信号を出力として生成する第1のNMOSパストランジスタツリー回路と、NMOSパストランジスタを用いてツリー状に構成される回路であって、複数の反転データ入力信号と前記複数の制御入力信号を入力として有し、反転データ出力信号と複数の反転データ通過信号を出力として生成する第2のNMOSパストランジスタツリー回路と、前記データ出力信号と前記反転データ出力信号を入力とし、電源電圧レベルと接地電圧レベルでフルスウィングをする増幅データ出力信号と反転増幅データ出力信号を出力とするセンスアンプであって、前記データ出力信号と前記反転データ出力信号がセンスアンプを構成するMOSトランジスタ差動対のゲートに入力される構成をとることを特徴とするセンスアンプとから構成されることを特徴とするNMOSパストランジスタ回路。
引用特許:
前のページに戻る