特許
J-GLOBAL ID:200903041240491536

シングルチップマイクロコンピュータ

発明者:
出願人/特許権者:
代理人 (1件): 高田 守
公報種別:公開公報
出願番号(国際出願番号):特願平6-144722
公開番号(公開出願番号):特開平8-016544
出願日: 1994年06月27日
公開日(公表日): 1996年01月19日
要約:
【要約】【目的】 高周波又は低周波で発振する発振子が外付けされている場合にシステムが立ち上がるシングルチップマイクロコンピュータを提供する。【構成】 左右シフトレジスタ10は、初期値“1”, “0”, “1”が初期設定される。メインクロック (又は時計クロック) がAND ゲート21 (又は22) を介して左右シフトレジスタ10へ与えられ、該レジスタ10を右へ (又は左へ) 1ビットシフトさせて停止する。AND ゲート23は、AND ゲート15 (又は13) を導通とし、メインクロック (又は時計クロック) を通過させORゲート16を介してCPU 1,周辺モジュール2, 3へ与える。レジスタ10をシフトさせる優先度は、高い周波数のメインクロックが低い周波数の時計クロックより大きい。
請求項(抜粋):
周波数が異なる2種類のクロックからシステムクロックを選択してCPU で使用するシングルチップマイクロコンピュータにおいて、前記複数のクロックの中の一のクロックで一方にシフトし、他のクロックで他方にシフトするシフトレジスタを備え、該シフトレジスタの内容に応じてシステムクロックを選択すべくなしてあることを特徴とするシングルチップマイクロコンピュータ。
IPC (2件):
G06F 15/78 510 ,  G06F 1/06

前のページに戻る