特許
J-GLOBAL ID:200903041531900450

スイッチング回路の回路インダクタンス低下法

発明者:
出願人/特許権者:
代理人 (1件): 戸島 省四郎
公報種別:公開公報
出願番号(国際出願番号):特願平5-351352
公開番号(公開出願番号):特開平7-203686
出願日: 1993年12月30日
公開日(公表日): 1995年08月04日
要約:
【要約】【目的】 スイッチング素子の電流開閉時に生じる電圧の急激な上昇の原因となる回路インダクタンスを低くするスイッチング回路の回路インダクタンスの低下法を提供する。【構成】 交流電源の整流器13の直流出力端子に、電解コンデンサー8と2個直列のスイッチングトランジスター組(1,4),(2,5),(3,6)とを並列に接続するとともに、電解コンデンサー8とスイッチングトランジスター1〜6とを二枚の広い面積の導電体9,10とで接続する。
請求項(抜粋):
複数のスイッチング素子に直流電圧を並列給電するスイッチング回路において、電流方向を異にする給電路を広い面積の導電板で互に近接させて構成させることで、回路インダクタンスを低下させることを特徴とするスイッチング回路の回路インダクタンス低下法。
IPC (2件):
H02M 7/48 ,  H03K 17/16
引用特許:
審査官引用 (10件)
  • 特開平3-285570
  • 特開平4-133669
  • 特開平3-289346
全件表示

前のページに戻る