特許
J-GLOBAL ID:200903042105346638

半導体装置

発明者:
出願人/特許権者:
公報種別:公開公報
出願番号(国際出願番号):特願平8-202716
公開番号(公開出願番号):特開平10-020837
出願日: 1996年06月27日
公開日(公表日): 1998年01月23日
要約:
【要約】【目的】 EMI雑音が極めて低く、また消費電力を大幅に低減し、さらに部品点数を減しコストを低減した液晶表示装置を実現する。【構成】小振幅の縦列信号を受信する回路を並列に具備し、これらの信号をシフトレジスタに格納し、画素毎にデジタルからアナログ信号に変換し、ソース信号として液晶パネルを駆動する回路を同一半導体装置上に設ける。並列に設けられた一つの受信回路は同期信号を受信し、PLLを駆動し、他の小振幅信号受信回路の動作タイミングを制御する。さらに同一半導体装置上に形成された電力切替回路によって上記シリアル信号受信回路の消費電力を制御し、信号待機時の消費電力を低減する。
請求項(抜粋):
小振幅の縦列信号が並列に搬送される信号バス(20)から、クロック信号を受信し、これに同期したフェイズロックループまたはディレイロックループ回路(PLL/DLL)(27)と、前記PLL/DLLの出力信号に同期して前記信号バス(20)からデータ信号を受信する小振幅信号入力回路(28)と、前記PLL/DLLの出力信号に同期して動作するシフトレジスタ(22)の発生する信号を用いて前記入力回路により受信した信号をラッチするレジスタ及びラッチ回路(23)と、前記レジスタ及びラッチ回路に格納されたデジタル・データをアナログ信号に変換するDA変換回(24)と、その出力バッファー回路(25)と、待機時および動作時に於いて前記小振幅信号入力回路(28)の消費電力を切り替える回路(21)とを具備する半導体装置。
IPC (4件):
G09G 3/36 ,  G02F 1/133 505 ,  G09G 3/20 ,  H04N 5/66
FI (4件):
G09G 3/36 ,  G02F 1/133 505 ,  G09G 3/20 R ,  H04N 5/66 B

前のページに戻る