特許
J-GLOBAL ID:200903042120672800

プリント基板および多ピンコネクタ実装用プリント基板

発明者:
出願人/特許権者:
代理人 (1件): 田澤 博昭 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願2002-016001
公開番号(公開出願番号):特開2003-218481
出願日: 2002年01月24日
公開日(公表日): 2003年07月31日
要約:
【要約】【課題】 信号の反射を抑え、信号の波形歪みを最小限にする多ピンコネクタ実装用プリント基板を得る。【解決手段】 多ピンコネクタが実装される領域11近傍の信号線路を、線路幅の狭い部分6aにし、その他の領域12の信号線路を、線路幅の広い部分6bにする。多ピンコネクタが実装される領域11に誘電率の大きい誘電体13を配置し、その他の領域12に誘電率の小さい誘電体14を配置する。導体損による出力低下を少なくすると共に、線路幅の狭い部分6aと広い部分6bとの線路幅の変化部分における特性インピーダンスの変化を緩和し、反射を抑え、波形歪みを抑えることができる。
請求項(抜粋):
線路幅の狭い部分と広い部分とを有する信号線路と、上記信号線路の線路幅の狭い部分を誘電率の大きい誘電体に配置し、線路幅の広い部分を誘電率の小さい誘電体に配置した基板とを備えたプリント基板。
Fターム (11件):
5E338AA02 ,  5E338AA03 ,  5E338BB04 ,  5E338BB13 ,  5E338BB63 ,  5E338BB75 ,  5E338CC02 ,  5E338CC06 ,  5E338CD02 ,  5E338CD14 ,  5E338EE13

前のページに戻る