特許
J-GLOBAL ID:200903042455143713

コンピュータシステム

発明者:
出願人/特許権者:
代理人 (1件): 宮田 金雄 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平10-100987
公開番号(公開出願番号):特開平11-296252
出願日: 1998年04月13日
公開日(公表日): 1999年10月29日
要約:
【要約】【課題】 クロック周波数の制御により消費電力を低減できるコンピュータシステムを提供する。【解決手段】 コンパイラ8がプログラムソース12から特定のI/O命令等を検出した場合、CPU1の最適動作周波数の設定命令をアプリケーション・プログラムに追加する。すなわち、動作させるプログラムを、プログラムソースからコンパイルする際、I/O命令やBIOSサブルーチンコールの種類に従い、CPUの設定クロック周波数を必要最小限に設定する。
請求項(抜粋):
中央処理装置(CPU)によって所定のプログラムを実行するコンピュータシステムにおいて、複数の周波数のクロック信号を出力するクロック発生手段と、前記プログラムのソースコードより特定の命令を検出する手段と、前記特定の命令が検出された場合、前記ソースコードに所定命令を付加する手段と、前記所定命令が付加されたプログラムの実行の際に、その所定命令に従ってクロック選択信号を出力する手段と、前記クロック選択信号に基づいて、前記複数の周波数のクロック信号より特定のクロック信号を選択する手段と、前記選択された特定のクロック信号を前記中央処理装置に供給する手段とを備えることを特徴とするコンピュータシステム。
IPC (5件):
G06F 1/04 301 ,  G06F 1/32 ,  G06F 9/30 330 ,  G06F 9/45 ,  G06F 9/46 340
FI (5件):
G06F 1/04 301 C ,  G06F 9/30 330 B ,  G06F 9/46 340 B ,  G06F 1/00 332 Z ,  G06F 9/44 322 A

前のページに戻る