特許
J-GLOBAL ID:200903042532249953
基板電圧制御回路
発明者:
出願人/特許権者:
代理人 (1件):
高橋 光男
公報種別:公開公報
出願番号(国際出願番号):特願平5-341952
公開番号(公開出願番号):特開平7-169912
出願日: 1993年12月13日
公開日(公表日): 1995年07月04日
要約:
【要約】【目的】 基板電圧の変動が緩やかである時に生じる貫通電流を減少させ、かつ、電源電圧の変動に際しても不要な電流消費を抑制し得る基板電圧制御回路を実現する。【構成】 互いにスレッショルド値が異なる上限電圧検出部1と下限電圧検出部2とが基板電圧レベルに応じて第1の検出信号あるいは第2の検出信号を発生し、フリップフロップ回路3がこの第1および第2の検出信号に対応する所定のヒステリシス特性に従って基板電位を制御する。この結果、電源電圧が変動するような場合、従来、スレッショルド値近傍でばたつく不安定動作を回避することが可能になる。
請求項(抜粋):
基板電位を検出する基板電位検出部と、この基板電位検出部から供給される制御信号に応じて基板電位を制御する基板電圧制御部とからなる基板電圧制御回路において、前記基板電位検出部は、互いにスレッショルド値が異なる上限電圧検出手段および下限電圧検出手段とを備え、前記基板電圧制御部は、前記上限電圧検出手段から供給される第1の検出信号と前記下限電圧検出手段から供給される第2の検出信号とに対応する所定のヒステリシス特性に従って前記基板電位を制御することを特徴とする基板電圧制御回路。
IPC (2件):
前のページに戻る