特許
J-GLOBAL ID:200903042580244920

プッシュプル回路

発明者:
出願人/特許権者:
代理人 (1件): 吉田 研二 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平5-001737
公開番号(公開出願番号):特開平6-204759
出願日: 1993年01月08日
公開日(公表日): 1994年07月22日
要約:
【要約】【目的】 IC全体としての消費電力を抑えつつ、出力波形の歪みをなくすことができるプッシュプル回路を得る。【構成】 入力端子12から、ベースを共通接続した1対のNPNトランジスタQ1 とPNPトランジスタQ2 のベースに、外部負荷に出力すべき信号電圧を印加されると、トランジスタQ1 ,Q2 のエミッタには入力信号レベルに対してそれぞれ±1VBEシフトした電圧が生じ、プッシュ用トランジスタQ4 とプル用トランジスタQ3 のベースにそれぞれ与えられる。これにより、入力信号の正期間では、トランジスタQ4 がオンとなってコレクタ電流IC4にほぼ等しい電流が出力される一方、入力信号の負期間ではトランジスタQ3 がオンとなってコレクタ電流IC3にほぼ等しい電流が流れ込み、入力信号と同じ波形の信号が出力される。
請求項(抜粋):
正弦波入力信号の正期間に対応して前記出力端子から電流を出力するプッシュ用のトランジスタと、前記正弦波入力信号の負期間に対応して前記出力端子から電流を取り込むプル用のトランジスタと、前記正弦波入力信号に応答して前記プッシュ用トランジスタの駆動を制御するプッシュ駆動制御トランジスタと、前記正弦波入力信号に応答して前記プル用トランジスタの駆動を制御するプル駆動制御トランジスタと、を具備することを特徴とするプッシュプル回路。

前のページに戻る