特許
J-GLOBAL ID:200903042629338284

接続装置

発明者:
出願人/特許権者:
代理人 (1件): 浅村 皓 (外3名)
公報種別:公表公報
出願番号(国際出願番号):特願平7-524580
公開番号(公開出願番号):特表平9-507736
出願日: 1995年03月20日
公開日(公表日): 1997年08月05日
要約:
【要約】この発明は、多数のNMOSトランジスタを備える接続装置(50,60)に関する。前記トランジスタは、トランジスタ(NT54,NT55)のゲート端子に接続され、制御信号として働く制御電圧(67)により活動化または非活動化することができ、また2本の導体(L1,0)の間に接続された、抵抗特性を示す回路を形成することができる。回路(50)は受信装置(40)を備え、アナログ制御電圧(67)により調節される。制御電圧は多数の利用可能な制御接続(51)の1つまたはいくつかに(61を通して)接続できる。各制御接続(51)は或るグループのトランジスタ(NT54,NT55)のゲート端子に接続し、ドレンおよびソース端子は前記導体(L1,0)に接続する。制御電圧(51)は、トランジスタの動作点が、トランジスタが抵抗特性を示す領域内または少なくとも近くにあるように選択される。
請求項(抜粋):
抵抗特性と抵抗値を持ち2本の導体の間に接続された回路を形成する複数のトランジスタ、ただし前記トランジスタは複数のトランジスタのそれぞれの制御端子に接続された、制御信号として働く制御電圧に応答して活動化および非活動化することができるもの、を備える接続装置(50)であって、前記回路はアナログ制御電圧(67)により調節することができ、前記制御電圧(67)は多数の利用可能な制御接続(51)の1つまたはいくつかに(61を通して)接続することができ、各制御接続(51)はあるグループのトランジスタ(NT54,NT55)の制御端子に接続し、前記トランジスタの他の端子は前記導体に接続し、また前記制御電圧を選択して、前記複数のトランジスタの各トランジスタの動作点が、前記各トランジスタが抵抗特性を示す領域内または少なくとも近くにあるようにする、ことを特徴とする接続装置。
IPC (2件):
H03H 11/24 ,  H03H 11/28
FI (2件):
H03H 11/24 A ,  H03H 11/28
引用特許:
審査官引用 (1件)
  • 特開平4-115567

前のページに戻る