特許
J-GLOBAL ID:200903042663879596

ディジタル信号セグメント相互間の相関を測定するための低電力並列相関器

発明者:
出願人/特許権者:
代理人 (1件): 松本 研一
公報種別:公表公報
出願番号(国際出願番号):特願平10-506352
公開番号(公開出願番号):特表2002-512741
出願日: 1997年07月03日
公開日(公表日): 2002年04月23日
要約:
【要約】一対のディジタル信号セグメントの間の相関が、複数の乗算器(1200)を含む装置によって測定される。各乗算器は、前記セグメントの各々の1つのそれぞれのサンプルの積を発生する。複数のディジタル・アナログ(D/A)変換器(1300)の出力が加算器(80)に結合され、前記乗算器(1200)のそれぞれの1つがD/A変換器(1300)のそれぞれの1つの入力に結合される。前記加算器(80)が、複数のD/A変換器(1300)によって発生されたアナログ出力信号の和に等しいアナログ出力信号を発生する。
請求項(抜粋):
複数の乗算器であって、各乗算器が複数のディジタル信号シーケンスの各々のそれぞれのサンプルの積を発生するように構成されている複数の乗算器、 複数のディジタル・アナログ(D/A)変換器であって、各D/A変換器が前記乗算器のそれぞれの1つに結合されていて、該それぞれの1つの乗算器によって発生された積をアナログ信号に変換するように構成されている複数のディジタル・アナログ(D/A)変換器、並びに 前記複数のD/A変換器の各々に結合されていて、前記複数のD/A変換器によって発生されたアナログ信号を加算する加算器を有していることを特徴とする複数シーケンス並列相関器。
IPC (2件):
H04B 1/707 ,  G01S 5/14
FI (2件):
G01S 5/14 ,  H04J 13/00 D
引用特許:
審査官引用 (4件)
  • 特表平5-507168
  • 特許第912947号
  • 特開昭62-217380
全件表示
引用文献:
前のページに戻る