特許
J-GLOBAL ID:200903043162460010

メモリ・サブシステムの管理

発明者:
出願人/特許権者:
代理人 (3件): 岡田 次生 ,  伏見 直哉 ,  平野 ゆかり
公報種別:公開公報
出願番号(国際出願番号):特願2003-280533
公開番号(公開出願番号):特開2004-078934
出願日: 2003年07月28日
公開日(公表日): 2004年03月11日
要約:
【課題】 メモリ・サブシステムの性能を、より最適に管理するシステムを提供する。【解決手段】 コンピュータシステム内のメモリ・サブシステムの性能を最適化する方法は、このメモリ・サブシステム内に、どのようなタイプのメモリ・モジュールの装着状態があるかコンピュータシステムに通知するステップ、フロントサイド・バス(FSB)が動作する第2の周波数に対して選択された比率である第1の周波数でメモリ・サブシステムを動作させるステップ、および、この比率を変えて、メモリ・サブシステムの性能を最適化するステップ、を含む。【選択図】図3
請求項(抜粋):
コンピュータシステム内のメモリ・サブシステムの性能を最適化する方法であって、 どのようなタイプのメモリ・モジュールの装着状態が前記メモリ・サブシステム内にあるかを、前記コンピュータシステムに通知するステップと、 フロントサイド・バス(FSB)が動作する第2の周波数に対して選択された比率である第1の周波数で前記メモリ・サブシステムを動作させるステップと、 前記比率を変えて、前記メモリ・サブシステムの性能を最適化するステップと、 を有する方法。
IPC (2件):
G06F12/00 ,  G06F12/06
FI (3件):
G06F12/00 550E ,  G06F12/00 564C ,  G06F12/06 510B
Fターム (2件):
5B060CC03 ,  5B060MM07

前のページに戻る