特許
J-GLOBAL ID:200903043639479958

記憶装置

発明者:
出願人/特許権者:
代理人 (1件): 高田 守 (外4名)
公報種別:公開公報
出願番号(国際出願番号):特願平7-210592
公開番号(公開出願番号):特開平9-054726
出願日: 1995年08月18日
公開日(公表日): 1997年02月25日
要約:
【要約】【課題】 より有効にメモリを使用する記憶装置を提供する。【解決手段】 本発明の記憶装置は、複数のセクタ及び予備のセクタを備えるフラッシュメモリと、論理アドレスに対応するセクタのアドレスを記憶するテーブルと、データの書き込みコマンドにより指定される論理アドレスに対応するセクタのアドレスをテーブルに基づいて特定し、特定されたアドレスにあるセクタにデータの書き込みを行い、上記セクタにデータの書き込みができない場合には、予備のセクタを使用可能な状態にすると共に、特定手段により特定されたセクタの代わりに書き込み可能な他のセクタにデータの書き込みを行うデータ書き込み手段と、データ書き込み手段によりデータの書き込みを行うセクタが変更された場合、テーブルの論理アドレスに対するセクタのアドレスを、データの書き込みを行ったセクタのアドレスに変更する手段とを備える。
請求項(抜粋):
複数のセクタからなるフラッシュメモリと、論理アドレスに対応するフラッシュメモリ内のセクタのアドレスを記憶するアドレス変換テーブルと、データの書き込みコマンドにより指定される論理アドレスに対応するフラッシュメモリ内のセクタのアドレスをアドレス変換テーブルに基づいて特定し、特定されたアドレスにあるセクタにデータの書き込みを行い、上記セクタにデータの書き込みができない場合には、書き込み可能な他のセクタに対してデータの書き込みを行うデータ書き込み手段と、データ書き込み手段によりデータの書き込みを行うセクタが変更された場合、アドレス変換テーブルの論理アドレスに対するフラッシュメモリ内のセクタのアドレスを、データの書き込みを行ったセクタのアドレスに変更する書換手段とを備えることを特徴とする記憶装置。
IPC (4件):
G06F 12/16 310 ,  G06K 17/00 ,  G06K 19/07 ,  G11C 16/06
FI (4件):
G06F 12/16 310 A ,  G06K 17/00 D ,  G06K 19/00 N ,  G11C 17/00 309 F

前のページに戻る