特許
J-GLOBAL ID:200903043685407791
データ処理装置および画像処理装置
発明者:
,
,
,
出願人/特許権者:
代理人 (1件):
深見 久郎 (外3名)
公報種別:再公表公報
出願番号(国際出願番号):JP1999001668
公開番号(公開出願番号):WO1999-052029
出願日: 1999年03月31日
公開日(公表日): 1999年10月14日
要約:
【要約】回路基板11に、照合回路12の実装領域の他に、辞書ROM用の実装領域18a、18bと、マイクロプロセッサ用の実装領域19a、19bを設けておき、実装領域18a、18bと実装領域19a、19bのアドレスバス16、データバス17の接続はそれぞれ並列接続しておき、最初は実装領域18aに辞書ROM13aを、実装領域19aにマイクロプロセッサ15aを実装しておき、バージョンアップするときに、そのために辞書データを一部変更した辞書ROM13bを実装領域18bに、プログラムを一部変更したマイクロプロセッサ15bを実装領域19bに実装する。その結果、実装強度を確保した上で、部品の交換、バージョンアップに容易に対応し得る画像処理装置を提供できる。
請求項(抜粋):
回路基板上にプログラムやデータを格納した不揮発性メモリ、マイクロプロセッサ等の電子回路装置を搭載するデータ処理装置において、 格納しているプログラムやデータが異なる第1と第2の電子回路装置を、それぞれ個別に搭載し得る、かつ対応する各端子が並列に接続された第1と第2の実装領域と、 前記第1と第2の実装領域のいずれかに搭載された電子回路装置を動作可能状態に選択する選択手段とを備えたことを特徴とするデータ処理装置。
IPC (4件):
G06F 9/06 410
, G06F 11/16 310
, G06F 11/20 310
, G06F 12/06 520
FI (4件):
G06F 9/06 410 T
, G06F 11/16 310 J
, G06F 11/20 310 B
, G06F 12/06 520 E
前のページに戻る