特許
J-GLOBAL ID:200903043723910486

電子機器及び携帯電話装置

発明者:
出願人/特許権者:
代理人 (1件): 須山 佐一
公報種別:公開公報
出願番号(国際出願番号):特願平9-343046
公開番号(公開出願番号):特開平11-177481
出願日: 1997年12月12日
公開日(公表日): 1999年07月02日
要約:
【要約】【課題】 確実にバッテリバックアップを行うこと。【解決手段】 RAM3や時計IC4、バックアップ用のバッテリ5とCPU1やROM2等の残りの各部及びメインバッテリとの間に逆流防止手段として例えばFETからなるスイッチ素子8を介挿し、通常時はスイッチ素子8をオン状態とし最低動作電圧以下となるとスイッチ素子8をオフ状態となるように制御している。
請求項(抜粋):
バッテリバックアップが必要な素子と、前記素子に対するバックアップ用のバッテリと、前記素子及びバックアップ用のバッテリを含んだ各部に対するメインバッテリと、前記素子及びバックアップ用のバッテリと残りの各部及びメインバッテリとの間に配置されたスイッチ素子と、前記メインバッテリから前記各部へ印加される電圧に応じて前記スイッチ素子の開閉を制御する手段とを具備することを特徴とする電子機器。
IPC (4件):
H04B 7/26 ,  H04M 1/00 ,  H04M 1/27 ,  G11C 11/413
FI (4件):
H04B 7/26 L ,  H04M 1/00 N ,  H04M 1/27 ,  G11C 11/34 335 B

前のページに戻る