特許
J-GLOBAL ID:200903043981368700

電源回路、およびこれを用いた電源システム、電子装置

発明者:
出願人/特許権者:
代理人 (1件): 筒井 大和
公報種別:公開公報
出願番号(国際出願番号):特願2001-239093
公開番号(公開出願番号):特開2003-052167
出願日: 2001年08月07日
公開日(公表日): 2003年02月21日
要約:
【要約】【課題】 過電圧故障の発生時に誤って正常な電源を停止させる可能性を排除し、電源の故障モード全てで冗長が成功するようにして、冗長並列構成による信頼性の向上を理想値とすることができる技術を提供する。【解決手段】 電源400と500の出力端子にオア・ダイオード403,503のアノード端子が直列に接続され、このカソード端子が共通に出力端子600に接続されて冗長並列構成が実現される電源システムであって、並列運転のための電流比較回路409の出力を上昇量制限回路414で制限して、電源400の出力電圧を過電圧検出回路412の設定電圧未満に制限することにより、この電源400が過電圧故障となった場合以外では過電圧検出回路412が動作することを抑制し、誤った電源停止を防止する。これにより、冗長並列構成用の電源、電源システム、および電子装置の信頼性を4000倍から2万倍に改善する。
請求項(抜粋):
電源の並列運転において、自電源と他電源の出力電流を比較して両電源の電流バランスを取るために設けられた電流比較回路と、前記電流比較回路の出力を制限する上昇量制限回路と、を備えることを特徴とする電源回路。
IPC (2件):
H02M 3/00 ,  H02J 1/10
FI (3件):
H02M 3/00 W ,  H02M 3/00 C ,  H02J 1/10
Fターム (16件):
5G065AA00 ,  5G065DA01 ,  5G065LA01 ,  5G065LA02 ,  5G065MA09 ,  5H730AA07 ,  5H730AS22 ,  5H730EE01 ,  5H730FD01 ,  5H730FD31 ,  5H730FF01 ,  5H730XX04 ,  5H730XX12 ,  5H730XX23 ,  5H730XX32 ,  5H730XX42
引用特許:
審査官引用 (1件)
  • 特開平4-372525

前のページに戻る