特許
J-GLOBAL ID:200903045178882260

情報処理装置

発明者:
出願人/特許権者:
代理人 (1件): 富田 和子
公報種別:公開公報
出願番号(国際出願番号):特願平4-240971
公開番号(公開出願番号):特開平6-095959
出願日: 1992年09月09日
公開日(公表日): 1994年04月08日
要約:
【要約】【目的】直線、曲線、文字背景が透明な文字等の描画時に、画像メモリへの1回のアクセスで、より多くの画素に書き込めるようにする。【構成】画像メモリ全体を複数に領域に分け、各領域内で画像メモリを構成する複数のメモリチップの各々に、複数の行および列に分布している複数の画素を対応させ、各チップに異なるアドレスを与える。異なるチップへの書き込み要求を取りまとめ、1度のメモリアクセスで書き込むように制御する。【効果】複数のメモリチップの各々に、複数の行および列に分布している複数の画素を対応させたため、複数の行および列に分布している複数画素への書き込みを、1度のメモリアクセスで行なえる。画像メモリ全体を複数に領域に分けたため、画像メモリを制御するためのアドレス信号線の本数の増加を抑えることができる。
請求項(抜粋):
それぞれ画像上の異なる画素の情報を記憶する複数のメモリチップで構成された、画像データを格納するための画像メモリと、前記画像メモリへの1度のアクセスで、前記複数のメモリチップへ画像データを書き込む手段と、前記画像メモリに格納された画像データを出力する出力手段と、を備える情報処理装置において、前記各メモリチップは、複数の行および列に分布している複数の画素の情報を記憶することを特徴とする情報処理装置。
IPC (2件):
G06F 12/06 520 ,  G06F 15/64 450

前のページに戻る