特許
J-GLOBAL ID:200903045256187069

カウント機能付きFIFOメモリ

発明者:
出願人/特許権者:
代理人 (1件): 山川 政樹
公報種別:公開公報
出願番号(国際出願番号):特願平5-135128
公開番号(公開出願番号):特開平6-325565
出願日: 1993年05月14日
公開日(公表日): 1994年11月25日
要約:
【要約】【目的】 データ蓄積量のポーリングをしないでFIFOメモリからの読み出しを可能とし、CPUの負荷を軽減できるFIFOメモリを得る。【構成】 カウント回路3によりFIFOメモリ2へのデータ書き込みパルスをカウントし、データ蓄積量設定回路4でFIFOメモリ2内のデータ蓄積量を設定する。比較回路5によりカウント回路3のカウント値とデータ蓄積量設定回路4の設定値を比較し、割り込み発生回路6で比較回路5の出力に応じて割り込みを発生させる。
請求項(抜粋):
FIFOメモリと、このFIFOメモリへのデータ書き込みパルスをカウントするカウント回路と、前記FIFOメモリ内のデータ蓄積量を設定するデータ蓄積量設定回路と、前記カウント回路のカウント値と前記データ蓄積量設定回路の設定値を比較する比較回路と、この比較回路の出力に応じて割り込みを発生させる割り込み発生回路を備えることを特徴とするカウント機能付きFIFOメモリ。
引用特許:
審査官引用 (4件)
  • 特開昭58-164076
  • 特開昭58-164076
  • 特開平3-243380
全件表示

前のページに戻る