特許
J-GLOBAL ID:200903045345397948

差動増幅器及び比較器

発明者:
出願人/特許権者:
代理人 (1件): 山田 稔
公報種別:公開公報
出願番号(国際出願番号):特願平3-158222
公開番号(公開出願番号):特開平5-014073
出願日: 1991年06月28日
公開日(公表日): 1993年01月22日
要約:
【要約】【目的】 差動増幅器を用いた比較器において、その増幅用素子としてデプレッション型MOSトランジスタを用い、低レベル領域の入力電圧でもディジタル信号出力を得ること。【構成】 差動増幅器を用いた比較器が、電流ミラー回路Mとこの出力側回路を定電流源とし二つの電流径路L1 ,L2 を備えた差動増幅回路S1 とインバータ回路INVにより構成されていてる。電流ミラー回路Mは、負荷MOSトランジスタ1と入力側回路であるMOSトランジスタ2及び出力側回路となるMOSトランジスタ10を有している。差動増幅回路S1 の電流径路L1 は、負荷MOSトランジスタ11と増幅用MOSトランジスタ13及び入力端子in1とを有しており、同様に、電流径路L2 は負荷MOSトランジスタ12と増幅用MOSトランジスタ14及び入力端子in2を有している。また、インバータ回路INVは負荷MOSトランジスタ3とスイッチング用トランジスタ4とで構成されている。
請求項(抜粋):
定電流源を有しており、制御入力端子を持つ増幅用素子及び負荷部からなる電流径路が少なくとも2以上並列接続されてなる差動増幅回路を備えた差動増幅器において、前記増幅用素子がデプレッション型MISトランジスタであることを特徴とする差動増幅器。
IPC (2件):
H03F 3/45 ,  H03K 5/02
引用特許:
審査官引用 (3件)
  • 特開昭48-042654
  • 特開平2-116207
  • 特公昭47-035716

前のページに戻る