特許
J-GLOBAL ID:200903045360918806

D/A変換器

発明者:
出願人/特許権者:
代理人 (1件): 長谷川 芳樹 (外3名)
公報種別:公開公報
出願番号(国際出願番号):特願平4-349299
公開番号(公開出願番号):特開平6-204879
出願日: 1992年12月28日
公開日(公表日): 1994年07月22日
要約:
【要約】【目的】 リニアリティ及び分解能を向上させるD/A変換器を提供する。【構成】 mビットの被変換バイナリデータDinを任意の上位gビットと残りの下位hビットに別けて、等荷重電流源となる(2m -1)個のトランジスタを(2g -1)行(2h +1)列のマトリクス状に配列し、更に(2h +1)列の中央列に配列されている(2g -1)個のトランジスタの個々の電流を下位hビットの被変換バイナリデータのデコードデータで切換え、この中央列に位置するトランジスタ群を除く各行のトランジスタ群の電流を上位gビットの被変換バイナリデータのデコードデータで切換えることで、被変換バイナリデータDinに対応する合計電流Is を電流加算点Pに流すことでD/A変換を行う構成とした。
請求項(抜粋):
mビットの被変換バイナリデータ(Din)の任意の上位gビットに対応付けられた(2g -1)行と、残りの下位hビットに対応付けられた(2h +1)列のマトリクス配列にて沿って形成された等荷重電流源群を有し、これらの等荷重電流源群のうちの中央列に配列されている(2g -1)個の等荷重電流源群が個々に設定する定電流を下位hビットの被変換バイナリデータのデコードデータで切換え、この中央列に位置する等荷重電流源群を除く各行の等荷重電流源群が個々に設定する定電流を上位gビットの被変換バイナリデータのデコードデータで切換えることによって、被変換バイナリデータ(Din)に対応する合計電流(Is )を電流加算点Pに流す電流切換回路と、該電流加算点(P)の合計電流(Is )をアナログ電圧(Vo )に電流電圧変換する電流電圧変換回路と、を具備することを特徴とするD/A変換器。
IPC (2件):
H03M 1/68 ,  H03M 1/74
引用特許:
審査官引用 (3件)
  • 特開平2-113630
  • 特開平2-306723
  • 特開平4-072820

前のページに戻る