特許
J-GLOBAL ID:200903045608144578

D級増幅回路

発明者:
出願人/特許権者:
代理人 (2件): 千葉 剛宏 ,  宮寺 利幸
公報種別:公開公報
出願番号(国際出願番号):特願2003-106493
公開番号(公開出願番号):特開2004-312606
出願日: 2003年04月10日
公開日(公表日): 2004年11月04日
要約:
【課題】D級音声増幅回路において、微小入力時における音声出力の停止を回避するとともに、無信号入力時における消費電力増加を抑制する。【解決手段】入力音声信号S1に歪補正信号Scを混合した入力音声信号S1aを用いる。微小入力時においても、この歪補正信号ScによりPWM信号S5、S6が発生することとなり、微小入力信号に対して出力音声信号S8を発生することができる。また、無入力時において、歪補正信号Scの周期でPWM信号S5、S6が発生するが間欠的であるため、回路電力の消費の増加を抑制することができる。【選択図】図3
請求項(抜粋):
三角波と入力信号とを比較し、前記入力信号の正側と負側にそれぞれ対応する第1および第2のPWM信号を出力するPWM回路と、 前記第1および第2のPWM信号を受けて、正、負およびゼロ値からなる3値パルス信号を出力する3値パルス増幅回路と、 前記3値パルス信号を平滑化して出力信号とするフィルタ回路と、 原入力信号が小振幅であっても、間欠的に前記PWM信号が出力されるように、歪補正信号を混合し、前記入力信号として出力する歪補正信号発生回路と を備えることを特徴とするD級増幅回路。
IPC (1件):
H03F3/217
FI (1件):
H03F3/217
Fターム (17件):
5J500AA02 ,  5J500AA27 ,  5J500AA66 ,  5J500AC32 ,  5J500AC36 ,  5J500AF00 ,  5J500AH25 ,  5J500AH29 ,  5J500AK17 ,  5J500AK42 ,  5J500AK47 ,  5J500AK62 ,  5J500AM22 ,  5J500AM23 ,  5J500AT01 ,  5J500AT06 ,  5J500WU02

前のページに戻る