特許
J-GLOBAL ID:200903045664136812
ダイナミックメモリ
発明者:
出願人/特許権者:
代理人 (1件):
京本 直樹 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平6-030663
公開番号(公開出願番号):特開平7-244980
出願日: 1994年02月28日
公開日(公表日): 1995年09月19日
要約:
【要約】【目的】内部テストモード実行時に内部回路の記憶データが消失しないようにする。【構成】通常の動作モード時にはリフレッシュタイマ2からのリフレッシュ要求信号TRQを選択して内部回路1に供給し、内部テストモード時には、データシフト制御信号SCNによりデータシフトクロックSCKを選択してリフレッシュ要求信号RRQとして内部回路1に供給するセレクタ4を設ける。
請求項(抜粋):
リフレッシュ制御信号をはじめとする各種制御信号、並びにデータ及びアドレス信号を含む各種信号を外部回路との間で授受する複数の信号端子と、メモリセルアレイ,アドレス選択回路及び書込み・読出し制御回路を含み伝達された各種信号に従ってデータの書込み,読出し,及びリフレッシュ動作を行い所定の信号を出力する内部回路と、リフレッシュ制御信号入力端に伝達された信号のアクティブレベルに応答して所定のタイミングでリフレッシュ要求信号を発生するリフレッシュタイマと、前記複数の信号端子それぞれと対応して設けられデータシフトクロックを含む内部バウンダリ・スキャン制御信号に従って通常の動作モードのときは前記複数の信号端子のうちのリフレッシュ制御信号対応の信号端子以外の信号端子と前記内部回路との間及び前記リフレッシュ制御信号対応の信号端子と前記リフレッシュタイマのリフレッシュ制御信号入力端との間の信号の伝達を行い、内部テストモードのときは互いに順次縦続接続されて複数段のシフトレジスタを形成し外部からのテスト用データの後段側への順次シフト、所定の段の信号の前記内部回路への伝達、前記内部回路からの信号の所定の段への取込み、並びに取込まれた信号の後段側への順次シフト及び最後段からの信号出力を行う複数のレジスタと、前記内部バウンダリ・スキャン制御信号に従って通常の動作モードのときは前記リフレッシュタイマからのリフレッシュ要求信号を、前記内部テストモードの信号シフト動作のときは前記データシフトクロックを選択し前記内部回路のリフレッシュ要求信号入力端に伝達する選択回路とを有することを特徴とするダイナミックメモリ。
IPC (4件):
G11C 11/401
, G01R 31/28
, G11C 11/406
, G11C 29/00 303
FI (3件):
G11C 11/34 371 A
, G01R 31/28 G
, G11C 11/34 363 E
前のページに戻る