特許
J-GLOBAL ID:200903045736162228

フリップフロップ回路

発明者:
出願人/特許権者:
代理人 (1件): 長尾 常明
公報種別:公開公報
出願番号(国際出願番号):特願平7-094459
公開番号(公開出願番号):特開平8-274594
出願日: 1995年03月28日
公開日(公表日): 1996年10月18日
要約:
【要約】【目的】 出力データの出力タイミングが外部入力クロックのエッジにだけ依存し、一般に使用されているD型FF回路と同様のタイミング条件で使用可能で、しかもハザードに対しても影響を受けないよにした低電力タイプのFF回路を提供する。【構成】 外部入力クロックの変化点を起点とした短パルスを発生する短クロック発生回路105と、入力データDと出力データQの一致/不一致を監視する状態監視回路103の出力信号を遅延する遅延回路104と、該遅延回路104で遅延された信号により上記短クロックを停止/出力させるクロック制御回路105とを具備するように構成した。
請求項(抜粋):
状態監視回路によって入力データと出力データの論理を比較し、それが一致するとき内部クロックを停止させるようにしたフリップフロップ回路において、外部入力クロックの変化点を起点とした短パルスを発生する短クロック発生回路と、上記状態監視回路の出力信号を遅延する遅延回路と、該遅延回路で遅延された信号により上記短クロックを停止又は出力させるクロック制御回路とを具備することを特徴とするフリップフロップ回路。
FI (2件):
H03K 3/037 Z ,  H03K 3/037 B
引用特許:
審査官引用 (4件)
  • 特開平4-298115
  • 特開昭63-065711
  • 特開平4-298115
全件表示

前のページに戻る