特許
J-GLOBAL ID:200903045988534250
プラズマディスプレイパネル
発明者:
,
,
出願人/特許権者:
代理人 (1件):
久保 幸雄
公報種別:公開公報
出願番号(国際出願番号):特願2000-079428
公開番号(公開出願番号):特開2001-266750
出願日: 2000年03月22日
公開日(公表日): 2001年09月28日
要約:
【要約】【課題】アドレッシングの信頼性を確保しかつフリッカの低減を図りつつ、列方向のクロストークが拡がる範囲を狭くして表示の乱れを低減する。【解決手段】面放電のための電極対を構成する第1表示電極Xおよび第2表示電極Yが隣り合う2行の表示に1つの電極を共用するように配列されたPDPにおいて、スキャン電極として用いない第1表示電極Xの配置領域内の位置のみで放電ガス空間を列方向に区画する隔壁29を設ける。
請求項(抜粋):
複数の第1表示電極と複数の第2表示電極とが行毎に面放電のための電極対を構成しかつ隣り合う2行の表示に1つの電極を共用するように配列され、各列で前記電極対と交差するように複数のアドレス電極が配列されたプラズマディスプレイパネルであって、前記第2表示電極が行選択のためのスキャン電極とされ、放電ガス空間を列毎に区画するとともに、前記第1表示電極の配置領域内の位置のみで当該放電ガス空間を列方向に区画する隔壁を有したことを特徴とするプラズマディスプレイパネル。
IPC (2件):
FI (2件):
H01J 11/00 K
, H01J 11/02 B
Fターム (12件):
5C040FA01
, 5C040FA04
, 5C040GB03
, 5C040GB14
, 5C040GC02
, 5C040GC04
, 5C040GC11
, 5C040GC12
, 5C040GF02
, 5C040GF03
, 5C040GF12
, 5C040GF16
前のページに戻る