特許
J-GLOBAL ID:200903046192128493

アクティブマトリクス液晶表示素子

発明者:
出願人/特許権者:
公報種別:公開公報
出願番号(国際出願番号):特願平7-182291
公開番号(公開出願番号):特開平9-015646
出願日: 1995年06月27日
公開日(公表日): 1997年01月17日
要約:
【要約】【目的】 共通電極の電圧の歪みを低減することである。【構成】 共通電極に接続パッド65を介して一端が接続された共通電極信号線62と、補償容量線CLが直接接続された共用線66との間に付加抵抗61を挿入する。付加抵抗61は、共通電極の電圧の極性反転時の歪みパルスを鈍らせる。付加抵抗61は、TFTで使用される半導体層或いは画素電極を構成するITO層を形成する工程で形成される。
請求項(抜粋):
共通電極が形成された一方の基板と、画素電極とスイッチング素子と補償容量線とが形成された他方の基板と、両基板の間に配置された液晶と、より構成されるアクティブマトリクス液晶表示素子において、前記共通電極と前記補償容量線とに印加する電圧が外部より供給される共通端子と、前記共通端子と前記補償容量線を接続する手段と、前記共通端子と前記共通電極を抵抗を介して接続する手段と、が前記他方の基板に形成されている、ことを特徴とするアクティブマトリクス液晶表示素子。
IPC (4件):
G02F 1/136 500 ,  G02F 1/1343 ,  H01L 29/786 ,  H01L 21/336
FI (3件):
G02F 1/136 500 ,  G02F 1/1343 ,  H01L 29/78 612 Z

前のページに戻る