特許
J-GLOBAL ID:200903046195730380

AGC回路

発明者:
出願人/特許権者:
代理人 (1件): 本田 崇
公報種別:公開公報
出願番号(国際出願番号):特願平7-236609
公開番号(公開出願番号):特開平9-083279
出願日: 1995年09月14日
公開日(公表日): 1997年03月28日
要約:
【要約】【課題】 初期の引き込みから過渡応答の収束までの時間の短縮を図ると共に、収束後のAGC感度の低下を招くことなく、信号状態の安定化を図る。【解決手段】 入力信号のゲインを粗調整する粗調整部2、及び微調整する微調整部3と、これら粗調整部2及び微調整部3を経て出力された信号のレベルを検出するフィルタ部4と、このフィルタ部4により検出された信号のレベルに応じて前記粗調整部2または前記微調整部3のいずれかに対してゲインの調整を指示する指示手段とを備え、粗調整部2及び微調整部3を経て出力された信号のレベルが検出され、この検出された信号のレベルに応じて粗調整部2または微調整部3のいずれかに対してゲインの調整の指示がなされる。
請求項(抜粋):
入力信号のゲインを粗調整する粗調整部、及び微調整する微調整部と、これら粗調整部及び微調整部を経て出力された信号のレベルを検出するレベル検出手段と、このレベル検出手段により検出された信号のレベルに応じて前記粗調整部または前記微調整部のいずれかに対してゲインの調整を指示する指示手段とを備えることを特徴とするAGC回路。
IPC (2件):
H03G 3/30 ,  H03G 3/20
FI (2件):
H03G 3/30 B ,  H03G 3/20 A

前のページに戻る