特許
J-GLOBAL ID:200903046424401310

半導体集積回路

発明者:
出願人/特許権者:
代理人 (1件): 船橋 国則
公報種別:公開公報
出願番号(国際出願番号):特願平3-224766
公開番号(公開出願番号):特開平5-048446
出願日: 1991年08月09日
公開日(公表日): 1993年02月26日
要約:
【要約】【目的】 外部から入力されるクロック信号に制御されている高い周波数の内部クロック信号を発生させるクロック信号発生回路を、ディジタル集積回路の技術だけを用いて構成できるようにする。【構成】 発振周波数が可変のリングオシレータ10と、上記リングオシレータ10から与えられる内部発生クロック信号Sfcを所定数に分周して出力する分周器4と、上記分周器4から与えられる分周器出力信号Sfiと外部から与えられる外部クロック信号Sfeの周波数とを比較する位相比較器5と、上記位相比較器5から出力されるアップ信号SU およびダウン信号SD に基づいて上記リングオシレータ10の発振周波数を制御するアップダウンカウンタ6とによりクロック信号発生回路を形成する。
請求項(抜粋):
回路を構成する各素子の遅延時間の合計によって定まる発振周波数が可変のリングオシレータと、上記リングオシレータから与えられる発振出力を所定数に分周して出力する分周器と、上記分周器から与えられる分周器出力信号と外部から与えられる外部クロック信号の周波数とを比較する位相比較器と、上記位相比較器から出力される比較出力に基づいて上記リングオシレータの発振周波数を制御するアップダウンカウンタとからなるクロック信号発生回路を具備することを特徴とする半導体集積回路。
IPC (2件):
H03L 7/06 ,  H03L 7/099
FI (2件):
H03L 7/06 B ,  H03L 7/08 F
引用特許:
審査官引用 (1件)
  • 特開昭63-211919

前のページに戻る