特許
J-GLOBAL ID:200903046986464315

保護回路

発明者:
出願人/特許権者:
代理人 (1件): 京本 直樹 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平9-151109
公開番号(公開出願番号):特開平10-340996
出願日: 1997年06月09日
公開日(公表日): 1998年12月22日
要約:
【要約】【課題】静電気によって破壊されにくく、かつチップ面積に占める割合が小さい保護回路を提供する。【解決手段】複数のpチャネル型トランジスタのみの組み合わせからなる静電保護手段を有し、この保護手段がソース電極とゲート電極と基板電極とをそれぞれ高位側電源VDD端子に接続したpチャネル型MOSトランジスタP1のドレイン電極と、ドレイン電極を低位側電源VSSに基板電極を高位側電源VDDに接続したpチャネル型MOSトランジスタP2のドレイン電極およびゲート電極とを、外部端子および内部回路にそれぞれ共通接続する構成を備える。
請求項(抜粋):
複数のpチャネル型トランジスタのみの組み合わせからなる静電保護手段を有し、この静電保護手段がソース電極とゲート電極と基板電極とをそれぞれ高位側電源端子に接続した第1のpチャネル型トランジスタのドレイン電極と、ドレイン電極を低位側電源に前記基板電極を高位側電源に接続した第2のpチャネル型MOSトランジスタのドレイン電極およびゲート電極とを、外部端子および内部回路にそれぞれ共通接続する構成を備えることを特徴とする保護回路。
IPC (5件):
H01L 27/04 ,  H01L 21/822 ,  H01L 21/8236 ,  H01L 27/088 ,  H01L 29/78
FI (3件):
H01L 27/04 M ,  H01L 27/08 311 C ,  H01L 29/78 301 K

前のページに戻る