特許
J-GLOBAL ID:200903047085048580

メモリカード装置

発明者:
出願人/特許権者:
代理人 (1件): 鈴江 武彦
公報種別:公開公報
出願番号(国際出願番号):特願平3-200519
公開番号(公開出願番号):特開平5-046488
出願日: 1991年08月09日
公開日(公表日): 1993年02月26日
要約:
【要約】【目的】この発明は、書き込み不良がベリファイ不良によるものか否かを容易に判断することができ、ひいてはデータ書き替えが特定の記憶領域に集中することを防止して、EEPROMのベリファイ不良の発生を抑制することができるメモリカード装置を提供することを目的としている。【構成】記憶領域が一定容量の複数のブロックに分割され、各ブロックにデータ領域と該データ領域に記録されたデータの管理情報を記録するデータ管理領域とを有するEEPROM16と、このEEPROM16の各ブロックのデータ領域にデータが記録される毎に、該データが記録されたデータ領域に対応するデータ管理領域に、データ記録回数を書き込む制御手段14とを備えている。
請求項(抜粋):
記憶領域が一定容量の複数のブロックに分割され、各ブロックにデータ領域と該データ領域に記録されたデータの管理情報を記録するデータ管理領域とを有するEEPROMと、このEEPROMの各ブロックのデータ領域にデータが記録される毎に、該データが記録されたデータ領域に対応するデータ管理領域に、データ記録回数を書き込む制御手段とを具備してなることを特徴とするメモリカード装置。
IPC (5件):
G06F 12/16 310 ,  G06K 19/07 ,  G11C 5/00 302 ,  G11C 16/06 ,  H04N 5/907
FI (2件):
G06K 19/00 N ,  G11C 17/00 309 F

前のページに戻る