特許
J-GLOBAL ID:200903047219615339

アクティブマトリクス型表示装置

発明者:
出願人/特許権者:
代理人 (1件): 芝野 正雅
公報種別:公開公報
出願番号(国際出願番号):特願2000-351250
公開番号(公開出願番号):特開2002-156922
出願日: 2000年11月17日
公開日(公表日): 2002年05月31日
要約:
【要約】【課題】 アクティブマトリクス型表示装置の低消費電力化と同時に回路の高精細化を図る。【解決手段】 複数画素(2画素、4画素)に1つの割合で映像信号を保持する保持回路110を配置し、通常動作モードとメモリ動作モードを切り換えて表示する。保持回路110はSRAMである。SRAMは回路面積が大きいので、複数画素で共用し、メモリ動作モード時には「画素数」を減らして表示する。これによって、1画素の面積を縮小できるようになるので、通常動作モードにおいてより高精細な表示を行うことができる。また、保持回路110の数を減らすことによって、保持回路110を各画素に配置した場合に比較して、メモリ動作モード時の消費電力をさらに削減することができる。
請求項(抜粋):
行列状に配置された複数の画素電極、前記画素電極に対応して配置された複数の保持回路を備え、随時入力される映像信号に応じた画素電圧を前記画素電極に随時印加して表示する通常動作モードと、前記保持回路が記憶したデータに応じて表示するメモリ動作モードとを有するアクティブマトリクス型表示装置において、前記保持回路は、複数画素に1つ配置され、前記保持回路それぞれの出力は、複数の画素電極に供給されることを特徴とするアクティブマトリクス型表示装置。
IPC (6件):
G09F 9/30 338 ,  G02F 1/133 550 ,  G09G 3/20 611 ,  G09G 3/20 624 ,  G09G 3/20 641 ,  G09G 3/36
FI (6件):
G09F 9/30 338 ,  G02F 1/133 550 ,  G09G 3/20 611 A ,  G09G 3/20 624 B ,  G09G 3/20 641 C ,  G09G 3/36
Fターム (35件):
2H093NA16 ,  2H093NA51 ,  2H093NC28 ,  2H093NC34 ,  2H093ND39 ,  2H093ND52 ,  2H093NE04 ,  5C006AA02 ,  5C006AA03 ,  5C006AF69 ,  5C006BB16 ,  5C006BC06 ,  5C006FA04 ,  5C006FA47 ,  5C006FA56 ,  5C080AA10 ,  5C080BB05 ,  5C080DD01 ,  5C080DD26 ,  5C080EE18 ,  5C080EE29 ,  5C080FF11 ,  5C080JJ02 ,  5C080JJ03 ,  5C080JJ06 ,  5C080KK07 ,  5C080KK47 ,  5C094AA05 ,  5C094AA22 ,  5C094BA03 ,  5C094BA43 ,  5C094CA19 ,  5C094EA04 ,  5C094EA07 ,  5C094GA10
引用特許:
出願人引用 (2件)

前のページに戻る