特許
J-GLOBAL ID:200903047810844428

液晶表示装置

発明者:
出願人/特許権者:
代理人 (1件): 小川 勝男
公報種別:公開公報
出願番号(国際出願番号):特願平11-006088
公開番号(公開出願番号):特開2000-206493
出願日: 1999年01月13日
公開日(公表日): 2000年07月28日
要約:
【要約】【課題】ドレインドライバ内の信号同期用のメモリの電源配線が比較的高く、電源電圧が急激に低下しても安定して動作するドレインドライバを具備する液晶表示装置を提供する。【解決手段】第一のメモリM1と第二のメモリM2の電源配線を分離し、さらに、独立した電源配線を持つノイズ遮断手段NFを第一のメモリM1と第二のメモリM2の間に設ける。さらに、ノイズ遮断手段をインバータ回路を用いて作成する。
請求項(抜粋):
少なくとも一方が透明な一対の基板と、前記基板に挟持された液晶層を有する液晶表示装置であって、前記一対の基板の一方には表示領域と、この表示領域を駆動するための周辺回路を有し、前記表示領域にはマトリクス状に配置された複数のドレイン線とゲート線および薄膜トランジスタが形成され、前記駆動回路領域には複数の薄膜トランジスタで構成したドレインドライバと、ゲートドライバが形成されたデジタルの画像データを入力可能な多階調表示可能な液晶表示装置において、前記ドレインドライバ回路には少なくとも、デジタル映像信号を分配するための第一のメモリ回路と、信号同期用の第二のメモリ回路の両方を具備し、さらに前記第一のメモリ回路と前記第二のメモリ回路の間に、前記第一のメモリ回路の電源線と前記第二のメモリ回路の電源線に対して、独立した専用電源線を持つノイズ遮断手段を具備することを特徴とする液晶表示装置。
IPC (2件):
G02F 1/133 550 ,  G09G 3/20 612
FI (2件):
G02F 1/133 550 ,  G09G 3/20 612 G
Fターム (16件):
2H093NC04 ,  2H093NC09 ,  2H093NC11 ,  2H093NC28 ,  2H093ND02 ,  2H093ND33 ,  2H093ND37 ,  2H093ND40 ,  5C080AA10 ,  5C080BB05 ,  5C080DD09 ,  5C080FF11 ,  5C080GG12 ,  5C080JJ02 ,  5C080JJ03 ,  5C080JJ04

前のページに戻る