特許
J-GLOBAL ID:200903048071307962

アクティブマトリックスパネル

発明者:
出願人/特許権者:
代理人 (1件): 鈴江 武彦
公報種別:公開公報
出願番号(国際出願番号):特願平6-316855
公開番号(公開出願番号):特開平8-179359
出願日: 1994年12月20日
公開日(公表日): 1996年07月12日
要約:
【要約】【目的】静電気等による画素部の絶縁破壊や特性変化を防ぐための保護素子を構成する全ての保護TFTのゲート電極の表面を陽極酸化し、これら保護TFTに充分な絶縁耐圧をもたせる。【構成】保護素子50a,50b,50cを構成する2つの保護TFT51,52のゲート電極を、基板1の余剰部1Bの上に形成したショートライン7につながっているゲート配線4と中継電極(データ配線5をショートライン7に接続するための電極)8のいずれかに一体に形成することにより、前記ショートライン7を給電路とする陽極酸化処理によって前記保護TFT51,52のゲート電極の表面を酸化させた。
請求項(抜粋):
液晶表示素子を形成する基板上に、複数の画素電極と、これらの画素電極にそれぞれ接続された複数の薄膜トランジスタと、前記複数の薄膜トランジスタにゲート信号を供給する複数のゲート配線と、前記複数の薄膜トランジスタにデータ信号を供給する複数のデータ配線とが設けられ、前記ゲート配線およびデータ配線の互いに隣り合う配線同士と、前記複数のゲート配線からなるゲート配線群と前記複数のデータ配線からなるデータ配線群とのそれぞれの群端のゲート配線とデータ配線とが、それぞれ、ゲート電極とソース電極とが電気的に接続された2つの保護薄膜トランジスタをそれぞれのソース電極とドレイン電極とを互いに逆向きに並列接続した保護素子を介して接続されていることを特徴とするアクティブマトリックスパネル。
IPC (3件):
G02F 1/136 500 ,  G09F 9/30 310 ,  G09F 9/30 338
引用特許:
審査官引用 (2件)
  • 液晶表示装置
    公報種別:公開公報   出願番号:特願平3-304680   出願人:株式会社東芝
  • 薄膜トランジスタパネル
    公報種別:公開公報   出願番号:特願平5-095065   出願人:カシオ計算機株式会社

前のページに戻る